技术详细介绍
一种低失调的超高速比较器,其特征在于,包括:顺序连接的前置放大电路、动态锁存电路和输出锁存电路,其中所述前置放大电路,包括正负电阻并联为负载的全差分输入结构,用于放大输入信号与参考信号的差值;所述动态锁存电路,设置有以反相器首尾连接成的双稳态结构,用于放大所述前置放大电路的输出信号,并将前级输出建立到数字逻辑输出电平;所述输出锁存电路,由两个交叉耦合NMOS晶体管和PMOS共源放大输入组成,用于在锁存时间内输出前级输出,在复位阶段呈高阻态保持动态锁存电路的输出结果;所述动态锁存电路包括:NMOS晶体管M12、NMOS晶体管M13、NMOS晶体管M14、NMOS晶体管M15、NMOS晶体管M16、NMOS晶体管M17、PMOS晶体管M18、PMOS晶体管M19、PMOS晶体管M20、PMOS晶体管M21、PMOS晶体管M22、PMOS晶体管M23和PMOS晶体管M24,其中NMOS晶体管M12的栅极作为正向输入端接收所述前置放大电路的正向输出电压Vop,NMOS晶体管M13的栅极作为反向输入端接收所述前置放大电路的反向输出电压Vom,NMOS晶体管M12的源极、NMOS晶体管M13的源极和NMOS晶体管M14的漏极相接,NMOS晶体管M14的栅极接时钟信号,NMOS晶体管M14的源极接地,NMOS晶体管M15的栅极接电源,NMOS晶体管M15的源极接NMOS晶体管M12的漏极,NMOS
一种低失调的超高速比较器,其特征在于,包括:顺序连接的前置放大电路、动态锁存电路和输出锁存电路,其中所述前置放大电路,包括正负电阻并联为负载的全差分输入结构,用于放大输入信号与参考信号的差值;所述动态锁存电路,设置有以反相器首尾连接成的双稳态结构,用于放大所述前置放大电路的输出信号,并将前级输出建立到数字逻辑输出电平;所述输出锁存电路,由两个交叉耦合NMOS晶体管和PMOS共源放大输入组成,用于在锁存时间内输出前级输出,在复位阶段呈高阻态保持动态锁存电路的输出结果;所述动态锁存电路包括:NMOS晶体管M12、NMOS晶体管M13、NMOS晶体管M14、NMOS晶体管M15、NMOS晶体管M16、NMOS晶体管M17、PMOS晶体管M18、PMOS晶体管M19、PMOS晶体管M20、PMOS晶体管M21、PMOS晶体管M22、PMOS晶体管M23和PMOS晶体管M24,其中NMOS晶体管M12的栅极作为正向输入端接收所述前置放大电路的正向输出电压Vop,NMOS晶体管M13的栅极作为反向输入端接收所述前置放大电路的反向输出电压Vom,NMOS晶体管M12的源极、NMOS晶体管M13的源极和NMOS晶体管M14的漏极相接,NMOS晶体管M14的栅极接时钟信号,NMOS晶体管M14的源极接地,NMOS晶体管M15的栅极接电源,NMOS晶体管M15的源极接NMOS晶体管M12的漏极,NMOS